最新 最热

LeetCode 5448. 判断路径是否相交(195周赛)

给你一个字符串 path,其中 path[i] 的值可以是 'N'、'S'、'E' 或者 'W',分别表示向北、向南、向东、向西移动一个单位。

2020-06-29
0

OCV中偏差的考虑

ocv中对工艺偏差的考虑,分为两种情况。即为,时序库同时包含全局工艺偏差,局部工艺偏差的情况,以及时序库中仅包含全局工艺偏差的情况。

2020-06-29
1

《数字集成电路静态时序分析基础》笔记⑧

而captured path有些不一样,clock CLKM的incr达到了30,也就是三个周期。

2020-06-24
1

《数字集成电路静态时序分析基础》笔记⑦

下面是一个timing report,起点是UFF0,终点是UFF1,path group是按照终点时钟分类的,所以是CLKM。path type max代表检查最大的路径延迟,point表示途径点,incr代表经过这个点的增量,path代表累计延迟。r和f代表rise和fall。...

2020-06-24
1

《数字集成电路静态时序分析基础》笔记⑥

通过set_clock_uncertainty设定悲观条件,收紧约束,例如下图中设定建立时间和保持时间

2020-06-24
1

使用 AI Image Creator 在深度学习中做图片预处理

最近在做一个和对象识别相关的项目,由于团队内技术栈偏向 JavaScript,在已经用 Python 和 Tensorflow 搭建好了对象识别服务器后,为了不再增加团队成员维护成本,所以尽可能将训练和识别之外的任务交给 Node.js 来做,今天要...

2020-06-24
0

Python气象绘图教程(十三)—Cartopy_4

本节提要:关于子图的一些问题、使用path添加示意框线、Cartopy台风实例本土化

2020-06-17
1

超前进位加法器的介绍和思考

在文章行波进位加/减法器的硬件开销和性能分析中我们仔细分析了行波进位加法器的硬件开销和性能问题。

2020-06-11
1

静态时序分析及setup&hold时序违例修复

STA用于分析设计中的所有时序路径是否都时序收敛,其不需要输入激励。对于数字芯片设计工程师,必须要了解不同的时序路径和相关的STA概念。

2020-06-11
1

set_max_delay被覆盖怎么办

XDC描述的时序约束是有优先级的,尤其是涉及到时序例外的约束,如set_clock_groups、set_false_path、set_max_delay和set_multicycle_path。如果这些约束施加到同一条路径上,那么其优先级如下图所示。...

2020-06-10
1