最新 最热

HDLBits:在线学习 Verilog (二十 · Problem 95 - 99)

在一个8bit的变量中,从一个周期到另一个周期期间,检测输入信号变化。即上升沿变化或下降沿变化。输出应在0变为1后产生。

2021-04-15
1

来看联发科芯片秋招的一个大题(1)——全减器电路与Verilog

输入 A = 0,B = 0,0+0 = 0,所以 S = 0,C = 0;

2021-04-15
0

HDLBits:在线学习 Verilog (十七 · Problem 80-84)

接下来的题目是属于触发器,锁存器的专题。我们会从用 Verilog 实现基础 D 触发器开始,学习触发器这一数字电路中最重要的电路之一。

2021-04-15
1

HDLBits:在线学习 Verilog (十六 · Problem 75 - 79)

一个4输入a, b, c, d和一输出的逻辑电路,当输入为2, 7或15时,输出为1, 当输入为0, 1, 4, 5, 6, 9, 10, 13, 或 14 时,输出为0,当输入为3,8,11或12时输出为任意值。举例来说,7对应输入abcd为0,1,1,1....

2021-04-15
1

HDLBits:在线学习 Verilog (十四 · Problem 65-69)

本题中需要实现一个 2 进制 1bit 加法器,加法器将输入的两个 1bit 数相加,产生两数相加之和以及进位。

2021-04-15
1

HDLBits:在线学习 Verilog (十二 · Problem 55 - 59)

假设你正在设计一个电路来控制手机的振铃器和振动电机。当手机来电时(input ring),电路必须把震动( output motor = 1 )或响铃( output ringer = 1 )打开,但不能同时打开。当手机处于震动模式时( input vibrate = 1 ),则...

2021-04-15
1

HDLBits:在线学习 Verilog (十一 · Problem 50 - 54)

在前面的练习中,我们使用简单的逻辑门和多个逻辑门的组合。这些电路是组合电路的例子。组合意味着电路的输出只是其输入的函数(在数学意义上)。这意味着对于任何给定的输入值,只有一个可能的输出值。因此,描述组合函数行为...

2021-04-15
1

HDLBits:在线学习 Verilog (十 · Problem 45 - 49)

解析:如上图所示, 一个异或门,一个同或门,我声明一个wire型的temp来存放同或门的输出。

2021-04-15
1

HDLBits:在线学习 Verilog (九 · Problem 40 - 44)

Problem 40 Combinational for-loop: 255-bit population count

2021-04-15
1