最新 最热

【Vivado】那些事儿-汇总篇

【Vivado那些事】Xilinx FPGA普通IO能不能直接接入PLL作为时钟输入

2021-10-18
0

基于STM32的FPGA下载器USB Blaster

众所周知,FPGA两大巨头:Xilinx和Altera,前几天我们分享了如何制作一款Xilinx的下载器:基于FT2232的低成本、开源的Xilinx HS-2下载器,最终成品是这样的。...

2021-10-14
0

单工、半双工、全双工、异步和同步的区别

单工,即数据传输只在一个方向上传输,只能你给我发送或者我给你发送,方向是固定的,不能实现双向通信,如:室外天线电视、调频广播等。

2021-10-14
1

FPGA上电后IO的默认状态

在进行FPGA硬件设计时,引脚分配是非常重要的一个环节,特别是在硬件电路上需要与其他芯片通行的引脚。Xilinx FPGA从上电之后到正常工作整个过程中各个阶段引脚的状态,会对硬件设计、引脚分配产生非常重要的影响。这篇专...

2021-10-13
0

数字 VLSI 的设计注意事项

VLSI SoC 中的设计程序非常复杂。设计人员应该考虑所有可能的状态和输入,并以这样一种方式设计芯片,使其每次都能在每种状态和每种可能的输入下工作。在本文中,我们将讨论设计数字 VLSI 电路时的亚稳态、建立时间和保持...

2021-10-12
0

从SmartNIC到DPU,智能网卡的演进之路

2021年9月25日,由“科创中国”未来网络专业科技服务团指导,江苏省未来网络创新研究院、网络通信与安全紫金山实验室联合主办、SDNLAB承办的“2021中国智能网卡研讨会”中,多家机构谈到了SmartNIC和DPU,SDNLAB对此进行了整...

2021-10-11
0

Nano Transport:一种硬件实现的用于SmartNIC的低延迟、可编程传输层

摘要:传输协议可以在NIC(网卡)硬件中实现,以增加吞吐量、减少延迟并释放CPU周期。如果已知理想的传输协议,那么最佳的实现方法很简单:直接将它烧入到固定功能的硬件中。但是传输协议仍在发展,每年都有提出新的创新算法。最...

2021-10-11
0

[干货]用ModelSim搭建可看代码覆盖率的千兆以太网控制器的仿真环境!

在hdl文件夹下是对应所有的设计代码,本文中选用opencores网站中十百千自适应的MAC控制器作为设计代码。

2021-10-11
0

EDA课设 FPGA开发板 VHDL实现串口通信

随着 FPGA/CPLD 器件在控制领域的广泛使用,开发嵌于 FPGA/CPLD 器件内部的通用异步收发器,以实现 FPGA/CPLD 开发系统与 PC 机之间的数据通信是很有实际意义的。FPGA/CPLD与单片机、ARM等器件不同,它内部并没有集成UART,...

2021-10-09
0

Intel/Altera 系列FPGA简介

自从Altera被Intel收购后,似乎放弃了整个中国市场,Altera市场占有率被其他FPGA厂家所侵蚀,国内目前还有一些公司用Altera的FPGA(CPLD居多),所以今天我们再去了解一下Intel FPGA系列产品。...

2021-09-27
0