最新 最热

如何快速找到组合逻辑生成的时钟

组合逻辑生成时钟的典型特征是在网表中我们能够看到LUT(查找表)的输出直接连接或通过BUFG连接到时序逻辑单元比如触发器的时钟端口。最直接的危害是组合逻辑可能会产生毛刺(Glitch),从而导致电路功能错误。看个案例,如下图...

2020-10-10
0

Xilinx 7系列FPGA Multiboot介绍-远程更新

Xilinx的双镜像方案成为Multiboot。本文对Xilinx 7系列的Multiboot做一些简单介绍。

2020-10-10
1

Xilinx FPGA bit 文件加密

当你的项目终于做完了,到了发布的关键节点,为了防止自己的心血被别人利用,最好对产品进行bit加密。

2020-09-30
1

业界首个NIC中PCIe性能测试基准程序公布!

近年来,在可编程NIC的发展和可用性的推动下,终端主机逐渐成为核心网络功能(如负载平衡、拥塞控制和特定应用网络卸载)的实施点。然而,在可编程NIC上实现定制设计并不容易:许多潜在的瓶颈会影响性能。...

2020-09-28
0

fpga实现YCbCr444转RGB

颜色空间(color space)是颜色集合的数学表示。三个最常用的颜色模型是:RGB(用于计算机图像学中);YIQ、YUV或YCbCr(用于视频系统中);CMYK(用于彩色打印)。...

2020-09-23
0

pcie总线授时卡的使用

计算机时间基本由网络时间或主板时钟芯片提供,导致时间误差大,在工业控制、数据测量等领域无法完成特定任务。为解决计算机时间误差较大问题,部分学者提出windows系统下pci总线接口的GPS授时卡。这种方法的不足在于:数据...

2020-09-22
1

低频相位计的校准方法

随着科技的快速发展,电子测量技术广泛的应用于工业、电力、农业、交通运输、航空航天、国防建设等国民经济的诸多领域中,相位计又是进行信息检测的重要工具,在整个测试行业中占有举足轻重的作用和地位。...

2020-09-22
0

PLL/DLL/DCM/MMCM

在 Xilinx 的 FPGA 中,时钟管理器称为 Clock Management ,简称 CMT 。常用到的 DCM / PLL / MMCM 都包含在 CMT 中。

2020-09-22
0

Xilinx 7系列时钟结构

xilinx 的 FPGA 时钟结构,7 系列 FPGA 的时钟结构和前面几个系列的时钟结构有了很大的区别,7系列的时钟结构如下图所示。

2020-09-22
0

频率计的使用说明

在电子测量领域,频率是一个重要的参数,往往作为计 算的基础参量与参考数值,随着计算机网络和电子科学技术 的不断发展,频率的测量要求越来越高。这时一台高精度的频率计就显得尤为重要...

2020-09-18
0