最新 最热

电力系统卫星时钟同步(北斗授时设备)到底有多重要?

电力系统卫星时钟同步(北斗授时设备)到底有多重要?接下来我们详解下,希望对大家有所帮助。

2020-07-02
1

Clifford论文系列--多异步时钟设计的综合及脚本技术(1)

最近写资料的空闲时间,想着看看clifford E. Cummings的经典论文,虽然年代较远,但是每一篇都值得好好研究。本系列不定期更新,计划看完以下论文。

2020-06-30
1

‘SHIT’上最全有限状态机设计研究(二)-时钟同步状态机分析1

本系列主要针对有限状态机进行分析和设计,其中主要包括两部分:时钟同步状态机的分析和时钟同步状态机的设计,预计会有五篇文章进行展开,其中介绍一篇,分析和设计分别有两篇,每一部分都会有相应的实例。...

2020-06-30
1

‘SHIT’上最全有限状态机设计研究(一)-状态机介绍

本系列主要针对有限状态机进行分析和设计,其中主要包括两部分:时钟同步状态机的分析和时钟同步状态机的设计,预计会有五篇文章进行展开,其中介绍一篇,分析和设计分别有两篇,每一部分都会有相应的实例。...

2020-06-30
1

跨时钟域电路设计1--单比特信号传输

跨时钟域(CDC)的应从对亚稳定性和同步性的基本了解开始。用普通的话来说,亚稳定性是指不稳定的中间状态,但是在此状态下,任何微小的扰动将导致最终状态变为稳定状态,但是并不能保证最终的状态就是设计所期待的状态,换句话就...

2020-06-30
1

同步时钟电路设计及其与异步时钟信号交互的问题

所谓同步电路,即电路中的所有受时钟控制的单元,如触发器( Flip Flop)或寄存器( register)都由一个统一的全局时钟控制。如图 1.1 所示,触发器 R1 和 R2 都都由一个统一的时钟 clk 来控制时序,在 R1 和 R2 之间有一堆组合逻辑,...

2020-06-30
1

具有调节器和非理想时钟的时敏网络中的时间同步问题

在时间敏感型网络中(例如在IEEE TSN和IETF Detnet中)使用流重塑,以减少网络内部的突发性并支持计算保证的时延边界。使用每流调节器(例如令牌桶过滤器)或交错式调节器(与IEEE TSN异步流量整形(ATS)一样)执行此操作。两种类型的...

2020-06-29
1

FIFO系列(二):同步FIFO的verilog设计

关于同步fifo的设计疑惑了半天,本以为这个代码是错的,后来自己又写了一遍,但是写到最后又觉得这个是正确的,主要是wr_cnt和rd_cnt的理解。

2020-06-29
1

高速同步数据采集卡的功能

本文主要讲了高速同步数据采集卡的主要功能,对其主要功能做了简单的说明,并对高速同步数据采集卡的应用环境做了件的说明。

2020-06-22
1

PVE虚拟机手记

PVE安装记录首先安装PVE虚拟机首先去官网下载PVE镜像 地址用Rufus以DD模式写入U盘插入需要安装PVE的主机,需要插入USB2.0接口更改软件系统更新源更改系统更新源我这里离上交大近,更新源速度很快,SO选择上交大源nano /etc...

2020-06-22
1