本文测试板卡是TL138/6748F-EVM开发板,它是创龙科技基于Omapl138/TMS320C6748+FPGA核心板开发。由于SOM-TL138F/SOM-TL6748F核心板管脚兼容,所以共用同一个底板。开发板采用核心板 底板的设计方式,尺寸为24cm*13cm,它主要帮助开发者快速评估核心板的性能。
核心板采用高密度8层板沉金无铅设计工艺,尺寸为66mm*38.6mm,板载3路高转换率DC-DC核心电压转换电源芯片,实现了系统的低功耗指标,精密、原装进口的B2B连接器引出全部接口资源,以便开发者进行快捷的二次开发使用。
ISE仿真库编译步骤
点击“开始菜单 -> Xilinx ISE Design Suite 13.2 -> ISE Design Tools -> 64-bit Tools -> Simulation Library Compilation Wizard”(如果是32位PC则点击32-bit Tools),如下图所示:
图 1
点击后弹出如下界面:
图 2
确保上图红色方框路径是本机Modelsim安装路径下的win64目录(一般默认是正确的),点击Next,弹出如下界面:
图 3
点击Next,弹出如下界面:
图 4
点击Next,弹出如下界面:
图 5
点击Next,在弹出的界面中选择编译库的输出路径为“C:Xilinx13.2ISE_DSlib”(lib文件夹需要先在“C:Xilinx13.2ISE_DS”目录下新建),如下图所示:
图 6
点击“Launch Compile Process”,弹出如下界面:
图 7
此编译过程大约需要1.5h,请耐心等待。编译完成后界面提示如下:
图 8
点击Next,弹出如下界面:
图 9
点击Finish完成编译。