Schematic视图可以使我们更直观地看到电路结构、cell和FPGA内部单元的映射关系等,除此之外,我们还能看到其他内容。
注:打开任意阶段的DCP文件,都会显示Schematic视图。此外,打开Elaborated Design,也会显示Schematic视图。
扇出
在Schematic视图下,选择右上角的齿轮标记,就会显示Schematic视图的配置面板,如下图所示。只要勾选其中的红色部分,就会在电路图中显示Scalar或bus pin的扇出。
生成与目标单元相关的时序报告
这里的目标单元可以是cell、pin或net,只要可以在Schematic视图中呈现即可。例如,在Schematic视图中选中目标cell,然后点击右键,可以看到Report Timing选项,点击该选项可弹出三个子选项,如下图红色方框所示。选择其中任一选项,可生成相应的时序报告。
对于net和pin,也可以生成相应的时序报告。这里我们列出了cell、pin和net对应的子选项。Schematic视图下的Report Timing给我们提供了一个很好的生成时序报告的方式,这可以使我们把关注点更加集中在Slack为负的路径。
SetupSlack
在时序分析时,通常我们会更关注Setup Slack。点击Schematic视图右上角的齿轮按钮,会弹出Schematic视图配置面板,其中有个选项Setup Slack For Scalar Pin。勾选该选项会显示相应的Setup Slack。
这里需要注意的是,需要先生成时序报告(Report Timing Summary),才可以在Schematic视图中显示。